Percobaan 1
Asynchronnous Binary Counter 4 bit dengan 4 J-K flip-flop
Saat dijalankan, H0, H1, H2, H3 hidup mati secara berpola seperti susunan biner. yang saat disusun secara runtut menjadi bilangan biner yang semakin menaik (counter up).
Berdasarkan bentuk timing yang terdapat pada jurnal, untuk output Q yang pertama dipacu oleh nilai pulsa clock. setelah itu untuk output Q berikutnya dari flipflop 1 menjadi clock untuk flipflop 2, Q flipflop 2 menjadi clock untuk flipflop 3, Perubahan di masing-masing cock flipflop sebelumnya menyebabkan flipflop sesudahnya berganti kondisi (toogle) sehingga input di J dan K masing-masing flipflop diberi nilai 1. Setelah 1 periode urutan telah selesai hingga decimal 15, maka urutan akan dimulai dari awal, atau bisa dengan reset.
Di tabel kebenaran JK flipflop, pada saat JK bernilai 0, Q tetap pada nilai terakhirnya, pada saat J rendah, K tinggi, gerbang atas tertutup, maka tidak ada kemungkinan untuk mengeset flipflop. Saat Q tinggi, gerbang bawah melewatkan pemicu reset setelah pulsa berikutnya tiba. Hal ini mendorong Q menjadi rendah. Oleh karenanya J=0, K=1 berarti pulsa berikutnya akan mereset flipflopnya. Pada saat J tinggi dan K rendah, gerbang bawah (pin reset) tertutup, dan pada saat J dan K keduanya tinggi, set atau reset dapat dilakukan.
Tidak ada komentar:
Posting Komentar